VHDL optimized model of a multiplier in finite fields

Este artc̕ulo presenta el modelo de un multiplicador en campos finito GF, estudiando la arquitectura generalizada del componente LFSR (registros desplazamientos con realimentacin̤ lineal), esto con el props̤ito de generar una descripcin̤ concurrente. Se han aplicado conceptos de anl̀isis estructural...

Descrizione completa

Salvato in:
Dettagli Bibliografici
Altri autori: Sandoval-Ruiz Cecilia, Pontificia Universidad Javeriana
Natura: Libro
Lingua:inglese
Soggetti:
Accesso online:VHDL optimized model of a multiplier in finite fields
Tags: Aggiungi Tag
Nessun Tag, puoi essere il primo ad aggiungerne!!

MARC

LEADER 00000nam a22000004a 4500
001 vpro13577
005 20201223000000.0
008 180626s2018 ck # g## #001 0#eng#d
020 |a 0123-2126 (versin̤ impresa) ; 2011-2769 (versin̤ online) 
022
040 |a CO-BoINGC 
041 0 |a eng 
245 1 0 |a VHDL optimized model of a multiplier in finite fields 
246 |a Modelo VHDL optimizado de un multiplicador en campos finitos 
264 |a Bogot ̀(Colombia) :  |b Revista VirtualPRO,  |c 2018 
520 3 |a Este artc̕ulo presenta el modelo de un multiplicador en campos finito GF, estudiando la arquitectura generalizada del componente LFSR (registros desplazamientos con realimentacin̤ lineal), esto con el props̤ito de generar una descripcin̤ concurrente. Se han aplicado conceptos de anl̀isis estructural, descripcin̤ de componentes parametrizados, tratamiento matemt̀ico de seąles. Mťodo: EL diseǫ se realiz ̤a travš de la tabulacin̤ de los třminos en funcin̤ de las variables tiempo y posicin̤ en el circuito, del componente de reduccin̤ modular, creando as ̕una matriz de operaciones combinacionales, este modelo fue descrito en VHDL, para las pruebas de comportamiento y optimizacin̤ del hardware. Resultados: La investigacin̤ permiti ̤establecer las ecuaciones para la implementacin̤ del modelo en VHDL, en su expresin̤ genřica con el operador "concatenacin̤, para la configuracin̤ de hardware, se estim ̤el consumo de recursos hardware, a nivel de operadores lg̤icos, obteniňdose una propuesta eficiente. As ̕mismo, se obtiene un 7.89% de ahorro del consumo de potencia asociada a la seąl en el diseǫ del multiplicador, con la tčnica de optimizacin̤ propuesta. Conclusiones: El modelo desarrollado simplifica la descripcin̤ de circuitos paralelos, de alta eficiencia desde un enfoque de modelado matemt̀ico para descripcin̤ de hardware. El mťodo propuesto muestra sus aportes en materia de optimizacin̤ en el modelado eficiente de sistemas lg̤icos avanzados, el cual puede ser extrapolado a componentes ms̀ complejos. 
650 \ \ |a Ingeniera̕ electrn̤ica 
650 \ \ |a Circuitos elčtricos 
650 \ \ |a Electronic engineering 
650 \ \ |a Electric circuits 
650 \ \ |a Modelo VHDL 
650 \ \ |a Multiplicador en campos finitos 
650 \ \ |a Optimizacin̤ circuital 
650 \ \ |a VHDL model 
650 \ \ |a Finite fields multiplier 
650 \ \ |a Circuital optimization  
700 \ \ |a Sandoval-Ruiz Cecilia  
700 \ \ |a Pontificia Universidad Javeriana. 
856 |z VHDL optimized model of a multiplier in finite fields  |u https://virtualpro.unach.elogim.com/biblioteca/modelo-vhdl-optimizado-de-un-multiplicador-en-campos-finitos